Files
-
PCB / ACC / CIAA_ACC / BANK_0.sch
-
PCB / ACC / CIAA_ACC / BANK_112.sch
-
PCB / ACC / CIAA_ACC / BANK_500.sch
-
PCB / ACC / CIAA_ACC / BANK_501.sch
-
PCB / ACC / CIAA_ACC / BANK_502.sch
-
PCB / ACC / CIAA_ACC / BANKS_HP.sch
-
PCB / ACC / CIAA_ACC / BANKS_HR.sch
-
PCB / ACC / CIAA_ACC / ciaa_acc.kicad_pcb
-
PCB / ACC / CIAA_ACC / ciaa_acc.sch
-
PCB / ACC / CIAA_ACC / Digital_IO.sch
-
PCB / ACC / CIAA_ACC / Expansion.sch
-
PCB / ACC / CIAA_ACC / FMC-Power.sch
-
PCB / ACC / CIAA_ACC / FPGA-Power.sch
-
PCB / ACC / CIAA_ACC / OneBank.sch
-
PCB / ACC / CIAA_ACC / PMIC.sch
-
PCB / ACC / CIAA_ACC / Principal.sch
-
PCB / ACC / CIAA_ACC / RTC-HDMI.sch
-
PCB / EDU-FSL / EDU_CIAA_K60 / cpu.sch
-
PCB / EDU-FSL / EDU_CIAA_K60 / EDU_CIAA_K60.kicad_pcb
-
PCB / EDU-FSL / EDU_CIAA_K60 / EDU_CIAA_K60.sch
-
PCB / EDU-FSL / EDU_CIAA_K60 / fuente.sch
-
PCB / EDU-FSL / EDU_CIAA_K60 / gpio.sch
-
PCB / EDU-FSL / EDU_CIAA_K60 / JTAG.sch
-
PCB / EDU-FSL / EDU_CIAA_K60 / on_board_io.sch
-
PCB / EDU-FSL / EDU_CIAA_K60 / rsS485.sch
-
PCB / EDU-FSL / EDU_CIAA_K60 / usb_otg.sch
-
PCB / EDU-INTEL / cpu.sch
-
PCB / EDU-INTEL / edk.kicad_pcb
-
PCB / EDU-INTEL / edk.sch
-
PCB / EDU-INTEL / power.sch
-
PCB / EDU-INTEL / sd_card.sch
-
PCB / EDU-INTEL / usb.sch
-
PCB / EDU-NXP / cpu.sch
-
PCB / EDU-NXP / edu-ciaa-nxp.kicad_pcb
-
PCB / EDU-NXP / edu-ciaa-nxp.sch
-
PCB / EDU-NXP / fuente.sch
-
PCB / EDU-NXP / gpio.sch
-
PCB / EDU-NXP / ON_BOARD_IO.sch
-
PCB / EDU-NXP / rsS485_can.sch
-
PCB / EDU-NXP / usb.sch
-
PCB / EDU-XILINX / ProyectoKicad / Bank14.sch
-
PCB / EDU-XILINX / ProyectoKicad / Bank15.sch
-
PCB / EDU-XILINX / ProyectoKicad / Bank35.sch
-
PCB / EDU-XILINX / ProyectoKicad / EduCiaaX.sch
-
PCB / EDU-XILINX / ProyectoKicad / FPGAConfig.sch
-
PCB / EDU-XILINX / ProyectoKicad / FPGAPower.sch
-
PCB / EDU-XILINX / ProyectoKicad / Power.sch
-
PCB / EDU-XILINX / ProyectoKicad / Usb.sch
-
PCB / FSL-MINI / CIAA_FSL_MINI.kicad_pcb
-
PCB / FSL-MINI / CIAA_FSL_MINI.sch
-
PCB / FSL-MINI / cpu.sch
-
PCB / FSL-MINI / ethernet.sch
-
PCB / FSL-MINI / fuente.sch
-
PCB / FSL-MINI / IO.sch
-
PCB / FSL-MINI / memories.sch
-
PCB / FSL-MINI / usb_otg.sch
-
PCB / FSL / CIAA_K60 / analog.sch
-
PCB / FSL / CIAA_K60 / analog_out.sch
-
PCB / FSL / CIAA_K60 / CIAA_K60.kicad_pcb
-
PCB / FSL / CIAA_K60 / CIAA_K60.sch
-
PCB / FSL / CIAA_K60 / cpu.sch
-
PCB / FSL / CIAA_K60 / din.sch
-
PCB / FSL / CIAA_K60 / dout.sch
-
PCB / FSL / CIAA_K60 / ethernet.sch
-
PCB / FSL / CIAA_K60 / fuente.sch
-
PCB / FSL / CIAA_K60 / gpio.sch
-
PCB / FSL / CIAA_K60 / JTAG.sch
-
PCB / FSL / CIAA_K60 / memories.sch
-
PCB / FSL / CIAA_K60 / rsS485_rs232_can.sch
-
PCB / FSL / CIAA_K60 / usb_otg.sch
-
PCB / NXP / .kicad_pcb.kicad_pcb
-
PCB / NXP / analog.sch
-
PCB / NXP / analog_out.sch
-
PCB / NXP / ciaa-nxp.kicad_pcb
-
PCB / NXP / ciaa-nxp.sch
-
PCB / NXP / cpu.sch
-
PCB / NXP / din.sch
-
PCB / NXP / dout.sch
-
PCB / NXP / ethernet.sch
-
PCB / NXP / fuente.sch
-
PCB / NXP / gpio.sch
-
PCB / NXP / mem.sch
-
PCB / NXP / rsS485_rs232_can.sch
-
PCB / NXP / usb_otg.sch
-
PCB / PIC / analog.sch
-
PCB / PIC / analog_out.sch
-
PCB / PIC / ciaa-pic.kicad_pcb
-
PCB / PIC / ciaa-pic.sch
-
PCB / PIC / cpu.sch
-
PCB / PIC / din.sch
-
PCB / PIC / dout.sch
-
PCB / PIC / ethernet.sch
-
PCB / PIC / fuente.sch
-
PCB / PIC / gpio.sch
-
PCB / PIC / JTAG.sch
-
PCB / PIC / mem.sch
-
PCB / PIC / rsS485_rs232_can.sch
-
PCB / PIC / usb_otg.sch
-
PCB / pico / cpu.sch
-
PCB / pico / debugger.sch
-
PCB / pico / picociaa.kicad_pcb
-
PCB / pico / picociaa.sch
-
PCB / RX / hw / .kicad_pcb.kicad_pcb
-
PCB / RX / hw / analog.sch
-
PCB / RX / hw / analog_out.sch
-
PCB / RX / hw / ciaa-rx.kicad_pcb
-
PCB / RX / hw / ciaa-rx.sch
-
PCB / RX / hw / cpu.sch
-
PCB / RX / hw / din.sch
-
PCB / RX / hw / dout.sch
-
PCB / RX / hw / ethernet.sch
-
PCB / RX / hw / fuente.sch
-
PCB / RX / hw / gpio.sch
-
PCB / RX / hw / mem.sch
-
PCB / RX / hw / rsS485_rs232_can.sch
-
PCB / RX / hw / usb_otg.sch
-
PCB / Safety / BUS_ISA.sch
-
PCB / Safety / CAN.sch
-
PCB / Safety / CIAA_Safety_VTI_1.0.kicad_pcb
-
PCB / Safety / CIAA_Safety_VTI_1.0.sch
-
PCB / Safety / CPU.sch
-
PCB / Safety / ETHERNET.sch
-
PCB / Safety / MEM_FLASH_SPI.sch
-
PCB / Safety / RM48L952.sch
-
PCB / Safety / USB HOST - MEM SD.sch
-
PCB / Safety / USB OTG.sch
-
PCB / Safety / USB.sch
-
PCB / Z3R0 / ciaa-z3r0.kicad_pcb
-
PCB / Z3R0 / ciaa-z3r0.sch
Last update 5 years 9 months
by
Noelia Scotti
FilesPCBEDU-FSLEDU_CIAA_K60doc | |
---|---|
.. | |
revision1 | |
CHANGES.txt | |
Consideraciones ruteo USB y Ethernet.txt | |
EDU_CIAA_K60.pdf | |
LICENCIA_EDU_CIAA_FSL.txt | |
PRODUCT.TXT |
CHANGES.txtCambios realizados a la CIAA-FSL ================================ * Fecha: 15/04/2014 * Autores: El desarrollo de la CIAA-FSL se realizó en forma colectiva en la siguiente lista/grupo: https://groups.google.com/forum/#!forum/ciaa-hardware Un listado de colaboradores: https://docs.google.com/spreadsheet/ccc?key=0AhRC6m7OGuuYdGtRdEhlLUprcXZUYWQ2TDI0Slcta2c#gid=0 Web de la CIAA: http://www.proyecto-ciaa.com.ar/devwiki/doku.php?id=versiones:v1_0:hardware:plan_desarrollo_hw#equipo_tecnico_a_cargo Listado de desarrolladores obtenido del enlace anterior: -Ing. Pablo Ridolfi;FIUBA, UTN-FRBA; Participación en el diseño del hardware. Vinculación de esquemáticos y selección de componentes. -Ing. Juan Cecconi; UTN-FRBA, Numetron S.R.L. Participación en el diseño del hardware. Selección de componentes y simulaciones de performance. -Sr. Dante Starkloff; ASSISI S.R.L. Participación en el diseño del hardware. Asesoría para el diseño y montaje del PCB. -Darío Sebastián Baliña; Vortex Technologies; Diseño de esquemáticos RS232, RS485, CAN, USB, microSD, Ethernet (K60) y CPU (K60). -Ing. Jorge Osio; UNLP, UNAJ, RYOTECH; Diseño de fuente de alimentación, salidas a relé y open drain, expansores GPIO. -Mg. Ing. Guillermo Guichal; Emtech S.A.; Diseño PCB de la CIAA-NXP. -Ing. Mauro Koenig; Emtech S.A.; Diseño PCB de la CIAA-NXP. -Sr. Martín Ribelotta; Emtech S.A. Diseño PCB de la CIAA-NXP. -Ing. Ignacio Zaradnik; Electrocomponentes S.A., ACSE. Diseño de esquemático y selección de componentes. -Sr. Jorge Fiszman; Adox S.A. Diseño PCB de la CIAA-NXP: Ethernet, USB, microSD, CAN, RS232, RS485. -Jose Fuentes; Max Control; Diseño de esquemáticos CIAA-ST. -Entradas analógicas (en rótulo): Javier Goglino - SesentaCuarenta. * Archivos: Se toman los archivos .sch de Kicad para adaptarlos. * Descripción: Se toma el circuito esquemático de la CIAA-FSL como base para la EDU-CIAA-FSL * Fecha: 15/06/2015 * Autor: UNER Eduardo Filoemena <efilomena EN bioingenieria.edu.ar> * Archivos: Archivos .sch de Kicad. * Descripción: Se adapta el esquemático de la CIAA-FSL al modelo EDU-CIAA-FSL * Fecha: 02/08/2015 * Autor: Federico Cipollone - Diego Brengi - Gerardo G García - Ignacio Zaradnik * Archivos:EDU_CIAA_K60.kicad_pcb * Descripción: Primer ruteo del PCB * Fecha: 02/08/2015 * Autor: Federico Cipollone - Diego Brengi - Gerardo G García - Ignacio Zaradnik - UNLaM * Archivos:EDU_CIAA_K60.kicad_pcb * Descripción: Primer ruteo del PCB * Fecha: 19/02/2016 * Autor: Diego Brengi, Diego Alamon y Noelia Scotti.- INTI * Archivos:EDU-CIAA-FSL-Rev.pdf * Descripción: Revisión del esquemático, documentación y PCB * Fecha: 18/07/2016 * Autor: Eduardo Filomena * Archivos:*.sch *.TXT *.doc * Descripción: Actualización de la documentación y de los esquemáticos según las revisiones presentadas